好吊视频一区二区三区-国产精品V欧美精品V日韩精品-老司机亚洲精品影院-国产精品视频免费播放

物聯傳媒 旗下網站
登錄 注冊
Verilog
  • 在分析密勒調制副載波技術的基礎上,根據其編碼特征,設計了一種簡單的解碼器。首先對來自標簽的突發數據幀進行異或運算,然后根據異或運算結果解碼,最后根據解出碼判斷數據幀的開始與結束。
  • 提出了一種基于ISO/IEC15693 協議的標簽芯片編解碼系統設計的實現方法,使編解碼更加完整準確。采用Verilog HDL建立RTL模型,用ModelSim進行功能仿真,并在Altera DE2-115與射頻前端搭建的平臺上進行了FPGA驗證。最后不僅功能驗證正確,而且比協議中要求的識別凹槽寬度范圍廣,處理更加靈活,同時減小了射頻前端模擬解調的壓力。對其他編解碼系統的實現也有一定的借鑒意義。
  • 參照ISO/IEC 18000-6 Type B 協議設計了一款工作頻率為915 MHz的射頻讀卡器,采用FPGA完成協議中規定的數字信號處理,C8051F020單片機作為主控器。利用Verilog HDL硬件描述語言,搭建FPGA內部各個小模塊及系統的驗證平臺,選用Altera公司Cyclone系列的EP1C6Q240C8芯片為目標器件,使用Quartus II進行綜合,并通過時序和功能驗證。實驗結果表明,該讀卡器符合ISO/IEC 18000-6 Type B 協議要求,具有結構靈活、體積小、升級容易等優點。